IOs interface memory secutity

T2M全新发布的JESD204C PHY和控制器IP,兼容汽车电子应用且已通过硅验证,现已对客户开放技术授权

发布时间:2023-06-02 点击数:

       2023年6月01日,全球独立的专业半导体 IP供应商和技术公司T2M-IP 发布其伙伴研发的JESD204C PHY和控制器接口IP。这款IP拥有强大的高速接口,已通过硅验证并有成熟的量产记录,能够根据客户需求运用到主流的Fabs和工艺节点中。

       这款JESD204C PHY和控制器IP的性能在高速数据传输上实现了飞跃性的突破,同时拥有更先进的连接解决方案,能够适用于需要快速高效地传输有效载荷数据的数据密集型应用,例如5G通信网络系统、航空航天和防务行业中的雷达应用和复杂数据分析仪器以及电子测试设备等。这个解决方案在具备可靠的性能的同时,也有着稳定且便捷的适配能力,可以为客户提供理想的整合环境。

       JESD204C标准规范提供了超高数据传输速率,使得数据转换器、CPU和其他系统组件之间能够更快速地通信。这个设计能够处理高达32 Gbps的数据通道速率,支持更高带宽应用的需求,且拥有更高有效载荷传输的效率,可以给链路稳健性提供保障。此外,这个设计还支持多种系统架构和拓扑,带来了更有效的同步和数据链路管理,使其得以更轻松地将各种应用设备集成到复杂的系统中去。

       JESD204C设计提供范围广泛的误差检测和校正,能够确保即使在受干扰的信道上也进行可靠的数据传输,提高了系统性能和数据的完整性。此外,JESD204设计还优化了电源效率,降低了数据转换和通信系统的功耗,延长了便携式设备的电池寿命,并减少了功率敏感应用中的能耗消费。JESD204C设计通过其标准化的接口和协议,简化了系统集成,支持来自不同制造商的设备相互操作,以此缩短产品研发周期并鼓励行业协作。

       JESD204C IP在数据传输效率、可靠性和可扩展性方面都有了巨大进步。凭借优异的性能表现,便捷的集成以及足以适配大多数应用的超高可适配性,可以说JESD204C IP为高速数字接口诠释了新的标准。

       JESD204C标准旨在消除数据转换器和其系统主机之间的LVDS连接,为高采样率ADC/DAC中的信号采样、合成和同步指定了串行接口和协议。由于使用过程中需要单个主机控制器在众多设备上同步信号采样和合成,因此这种接口十分依赖于同步。

       除了JESD204C IP,T2M的宽硅接口IP组合还包括USB,HDMI,显示端口,MIPI (承包人标准项目,DSI美普罗,快速文件系统,雷夫,I3C),PCIe,DDR,1G以太网,一对一的,可编程SerDes,OnFi等,可根据客户需求移植到不同晶圆厂的主流工艺节点,最小工艺尺寸小7nm。


       可用性:这些半导体IP可以立即对客户进行授权,既可以单独授权,也可与预集成的控制器和PHY组合授权。有关授权的选择和报价等更多信息,请发送邮件至contact@t-2-m.com,进行了解。


关于T2M

       T2MIP是全球独立的半导体专业授权技术公司,提供复杂的半导体IP、软件、KGD和颠覆性技术,帮助客户加速开发可穿戴设备、物联网、通信、存储、服务。

赞助企业