IOs interface memory secutity

中国头部手机芯片公司获得UFS 3.1 控制器IP组合的完整授权

发布时间:2022-06-23 点击数:

       2022 年 6 月 22 日- 全球独立的半导体 IP 核供应商和技术专业公司 T2MIP 很高兴地宣布,完成了向某中国头部手机芯片设计公司的UFS解决方案的整体授权,包括 UFS v3.1 主机控制器 IP 核、MIPI M-PHY v4.1 IP 核和 MIPI UniPro v1.8 IP 核,客户将在其 芯片中对UFS 设备的管理采用这个方案,这个方案可最大限度的提高高密度数据闪存的处理速度。该解决方案符合 JEDEC 标准要求,来自T2MIP的合作伙伴,通过硅验证。

1655948859305299.jpg

       该IP组合包括 M-PHY、Unipro 和 UFS 控制器,除这些IP核外还,还包括模块化的专门设计,这些小模块包括 F-PHY、稳压器、电压检测器、振荡器、热传感器、噪声发生器、GPIO 和电源开关等,这种模块化的 UFS 3一体解决方案有助于接口管理和电源管理/控制过程的维护和执行,简化其导入芯片系统设计的过程。 

       该解决方案的核心部分是 UFS v3.1 主机控制器 IP 核,这是一个 UFS 同步串行接口,适用于低功耗设计,实现主机处理器和大容量存储设备(如闪存和其他非易失性存储器)间的通信。这种通信需要UFS 设备,使用 MIPI UniPro 作为协议并使用 MPHY 作为 PHY 层。该 UFS 遵循常用方法,在 TAG 重叠/LBA 重叠的支持下,可实现数据块在计算机存储设备位置上的指定存储。其结构化的同步设计实现UPIU 数据包全方位的输入和输出。 

       MIPI M-PHY 和 MIPI Unipro 控制器 IP 核作为无损和高密度闪存的整体 UFS 解决方案的组成部分进行授权。该 MIPI M-PHY v4.1 IP 核是一种具有高带宽能力的串行接口技术,并且能够支持为移动应用特别开发的最高 速率达11.6Gbps 的 HS Gear4 ,具有引脚数量少和功耗效率高的特点。MIPI Unipro v1.8 控制器 IP 核提供通过 MIPI M-PHY 实现UniPro 链接的功能。这是一种高性能、芯片到芯片、用于移动应用的串行互连总线,其最大 R/W 速率高达 2170MB/s。

       UFS 主机控制器 IP 核与 MIPI M-PHY IP 核和 MIPI UniPro 控制器 IP 核也广泛应用于半导体设计领域的企业计算、存储区域网络、无线和移动设备、物联网、嵌入式系统和其他消费电子产品……

       除了 UFS、M-PHY 和 Unipro IP 核,T2M 广泛的硅接口 IP 核系列还包括 USB、HDMI、显示端口、DDR、MIPI(CSI、DSI、Soundwire、I3C)、PCIe、10/100/1000 以太网、V by One、可编程 SerDes、SD/eMMC 等,可在主要工厂以低至 7 纳米的工艺几何尺寸进行生产。这些产品还可以根据要求被移植到其他晶圆代工厂和前沿制程节点。

       可用性:这些半导体接口 IP 核可立即获得许可,既可独立使用,也可与预集成的控制器和 PHY 一起使用。

关于 T2M:

        T2MIP是一家全球性独立半导体技术专业公司,可提供复杂的半导体 IP 核、软件、KGD 和颠覆性技术,帮助您加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星 SoC。如需更多信息,请访问:www.t-2-m.com

赞助企业