IOs interface memory secutity

Semiconductor IP Industry News

February, 2020

We work with our semiconductor IP partners to bring you the latest and most up to date news and information in the chip design community.

Sunday 04th October 2020
+MORE
Thursday 04th June 2020
自从几十年前首次推出FPGA以来,每种新架构都继续在采用按位(bit-wise)的布线结构。虽然这种方法一直是成功的,但是随着高速通信标准的兴起,总是要求不断增加片上总线位宽,以支持这些新的数据速率。这种限制的一个后果是,设计人员经常花费大量的开发时间来尝试实现时序收敛,牺牲性能来为他们的设计布局布线。 传统的FPGA布线基于整个FPGA中水平和垂直方向上运行的多个独立分段互连线(segment),在水平和垂直布线的交叉点处带有开关盒(switch box)以实现通路的连接。通过这些独立段和开关盒可以在FPGA上构建从任何源到任何目的地的通路。FPGA布线的这种统一结构为实现任何逻辑功能提供了极大的灵活性,可用于FPGA逻辑阵列内的任何数据路径位宽。 +MORE
Thursday 04th June 2020
恶意软件、勒索软件、病毒、拒绝服务攻击——这些威胁可能会让企业陷入困境,这是因为其难以恢复。其他的情况可能根本无法恢复,但这并没有阻止大多数行业把网络安全当作事后诸葛亮。不幸的是,这是自第一个黑客出现以来的处理方式。只有当一家公司受到攻击时,其他公司才会开始做出反应,通常是争先恐后的提高自己的安全性,希望自己的生意不会成为下一个目标。 +MORE
Thursday 04th June 2020
MLP_Conv2D是功能齐全的设计,可将2D输入图像与多个内核同时进行卷积。 该设计充分利用了MLP和BRAM模块,每个MLP一个周期执行12个int8乘法。此外,MLP列和BRAM块均等级联以有效地将图像数据传递,从而允许同时处理多个内核。 该设计使用NoC接入点(NAP)从片上网络(NoC)读取或写入数据。NoC连接到Speedster7t器件中的GDDR6控制器再到外部存储器。 +MORE
Tuesday 28th April 2020
先进的驾驶辅助系统(ADAS)使当今的汽车更加安全,并使自动驾驶汽车的出现成为可能,这对汽车电子行业提出了新的挑战,使其复杂性、性能和安全性达到了新的水平。这些应用的独特需求导致了复杂的ASIC的广泛使用,这些ASIC将数字处理、模拟、射频和电源管理功能结合在一个硅片上。因此,关键的安全功能都可以在片上进行管理。 +MORE
Monday 20th April 2020
智能互联家居的愿景已接近现实,想象一下下面的场景。 你的手机上收到一个摄像头通知提示,告诉你订购的3A级四川花椒已经到货。这是因为你的智能家庭摄像头记录下了包裹的递送过程,读取条形码并追踪到你的在线订单。你下班回家,摄像头认出了你,为你打开了门。当你走进厨房,你会发现冰箱上的显示屏显示你有足够的有机新鲜豆腐和大葱来做麻婆豆腐。在你开始烹饪之前,你可以通过询问你的语音助手来更新你对食谱的记忆,语音助手会在在线搜索后读出食谱的烹饪步骤。就在你做完饭的时候,你听到你的语音助手说你的伴侣到家了。这是因为智能摄像头在门口认出了你的伴侣,并将其广播到你所有连接的家庭设备上,你的语音助手就能接收这些信息并与你交流。你打算播放一首气氛音乐来放松一下,你让语音助手从你的在线音乐订阅中搜索当代爵士乐艺术家,然后餐厅就能弥漫在音乐的氛围中直到晚餐结束。接下来,你可以让机顶盒切换到合适的频道来观看你最喜欢的深夜喜剧节目。就寝前,你在智能显示屏上梳理你的约会安排,并要求它在你第一次会面前几个小时叫醒你。你闭上眼睛,灯光慢慢变暗然后关掉,为了以防夜里起床,夜灯将伴随着的开启。 +MORE
Monday 20th April 2020
当今世界传感器,云服务,人工智能需要从真实世界采集海量数据,所以对输入信号高解析度,高保真地数字化至关重要。模数转换器 (Analog to digital converters (ADCs))正是这个重要的数据采集核心单元, 它将真实世界的信号转换成为二进制的1和0,然后送入强大的数字处理单元中进行处理。ADC有两个最重要的性能参数解析度和采样频率。解析度取决于ADC的位数表示,它决定了ADC能采集的最小信号。不同应用需要不同解析度的ADC,高保真音频所用的ADC是24位,而电话音频所用的ADC则是8位。 +MORE
视频
Introduction to SDC Timing Constraints
What Are the Differences Between Wire and Reg?
VLSI Physical Design_ Clock Tree Synthesis (CTS)
Static Timing Analysis (STA)
赞助企业