IOs interface memory secutity

T2M发布经过量产验证的MIPI C-D Combo Tx/Rx PHY和CSI / DSI控制器IP,可以提升客户显示器和摄像机SoC芯片的性能

发布时间:2023-05-26 点击数:

       2023年5月18日,全球领先的半导体IP供应商和技术专家T2M-IP发布了由其合作伙伴研发的MIPI C-D Combo Tx/Rx PHY IP,这个设计通过了MIPI联盟的合规性认证,具有低功耗和高性能的特点,可以缩短移动端设备、汽车电子、人工智能和物联网产品的研发周期。这个物理层PHY IP符合MIPI C-D Combo Tx/Rx PHY IP协议规范,支持4通道的聚合数据传输,总成速率高达10Gb/s,即使在这种情况下仍然采用低功耗设计,极大地延长了电池供电场景下的设备持续时间。除了物理层的这些特点外,配合MIPI CSI/DSI控制器IP,在系统层面能够支持高规格的MIPI显示和高性能摄像头要求,可以提升客户在定义和实现SoC芯片、AP应用处理器、基带处理器和外围设备相关芯片的性能。

       T2M所提供的MIPI C-D Combo Tx Rx PHY IP与配套的控制器IP得到芯片设计市场广泛的关注。客户普遍认为,这种优化后的解决方案可以帮助客户快速部署各种相关的显示应用,包括移动端设备、AR/VR和汽车显示器。MIPI C-PHY/D-PHY Combo IP是高频率、低功率、低成本的物理层IP,同时支持摄像头和显示器接口,可作为MIPI发射端或接收端使用,性价比高、功能灵活。

       T2M MIPI CSI控制器IP具备强大的功能,支持v3.x、v2.x、v1.x以及MIPI D-PHY v1.x、MIPI D-PHY标准V2.x和MIPI C-PHY V1.x协议规范,C-PHY的传输速率每Trio 3Gbps,三Trio时 17Gbps,D-PHY(V2.0)的传输速率最高每通道2.5Gbps,最大支持四通道10Gbps,支持Pixel或AXI的主机接口,可以采用连续或非连续的时钟驱动。

       MIPI CSI-2控制器IP的Tx和Rx通路,支持RAW-16和RAW-20色彩深度配置,将来可能将虚拟通道从4通路扩展到32通路,依然保持低延迟和高传输效率(LRTE)的特性,非常适合显示相关的高端应用和高清晰度成像,支持1080p、4K和8K分辨率的图片和视频应用场景,支持单镜头或多镜头的采集与应用实现,这个设计采用了差分脉冲编码调制(DPCM)压缩技术降低了传输带宽,同时为后端处理视觉应用提供无压缩鬼影的SNR类型图像数据。

       MIPI DSI控制器IP符合最新的DSI-2 v1.1协议规范,具备高性能、低功耗和小芯片规模的优化特性,功能全面,可以提供各种相关的用户图形接口,帮助用户便捷地定制相关功能。在授权时,客户可以选择合适的时钟速率以及面积约束,从T2M 得到64位或32位的交付件,最终让客户获得这个图像应用相关的芯片设计收发IP。

       除了MIPI C-D Combo Tx/Rx PHY IP与MIPI CSI/DSI控制器IP,T2M的宽硅接口IP 组合包括USB, HDMI, Display Port, DDR, MIPI (CSI, DSI, Soundwire, I3C), 10/100/1000 Ethernet, programmable SerDes, SD/eMMCs, Analog IPs 等,可根据客户需求移植到晶圆厂小至7nm的工艺节点进行生产。


       可用性:这些半导体IP可以立即对客户进行授权,既可以单独授权,也可与预集成的控制器和PHY组合授权。有关授权的选择和报价等更多信息,请发送邮件至contact@t-2-m.com,进行了解。


关于T2M

       T2MIP是全球独立的半导体专业授权技术公司,提供复杂的半导体IP、软件、KGD和颠覆性技术,帮助客户加速开发可穿戴设备、物联网、通信、存储、服务。

赞助企业