IOs interface memory secutity

T2M发布经过验证的14 位、4.32Gsps 超高速宽带、时间交织流水架构的 ADC IP 核

发布时间:2022-06-10 点击数:

       2022 年 6 月 10 日- 全球独立半导体 IP 核供应商和技术专业公司 T2M-IP 很高兴地宣布,其合作伙伴设计的14 位宽带时间交织方式的流水线 ADC IP 核通过28 纳米 FDSOI 工艺的硅验证和生产验证,最高支持 4.32 Gsps 的采样速度,客户可以获得完全的修改权和无限次使用权。

       该 14 位、4.32Gsps 流水线 ADC IP 核的设计是从量产芯片组中提取,支持 60dB 信噪比(SNR),输入频率为 54MHz 到 1.7GHz,涵盖了从音频应用、微控制器到宽带机顶盒、Wi-Fi 和汽车、雷达和 5G 应用等广泛领域。 

       该 ADC IP 核包括两个用于模拟部分的内部电源稳压器(LDO): 

- 配合外部去耦电容使用的1.1v  LDO,可实现高功率抑制率;

- 具有内置电容的1.5v  LDO,带有内部电容,可用于输入缓冲和偏压 

       其数字部分由外部 1.0V 电源供电。

       流水线 ADC IP 核是由采样和保持放大器 (SHA)、乘法数模转换器 (MDAC) 和带隙电压基准、比较器、开关电容电路和偏压电路组成的混合信号系统。按照流水线 ADC IP 核的设计流程,将系统级和电路级之间的所有指标协同设计。通过这种设计流程,确定了整体 ADC IP 核的系统规格,如分辨率、采样率、电压供应和输入信号范围,便可以实现所有单元模块电路的规格。

       流水线 ADC IP 核由多级组成。差分结构的第一级评估最重要的位 (MSB) 值,然后对信号进行调节,并将其传递给下一级进行 MSB-1 转换。每一级都与其他级同时执行其操作。

       T2M 广泛的无线 IP 核还包括 22 纳米 ULL 的蓝牙双模式 v5.2 射频收发器 IP 核、40/55 纳米 BLE v5.2 / 15.4 (0.5mm2) 射频收发器 IP 核、40ULP NB-IoT/Cat M UE 射频收发器 IP 核、Sub6 GHz 射频收发器 IP 核,均可根据客户要求移植到其他节点和铸造厂。


可用性:这些模拟数据转换器 IP 核可立即获得许可。


关于 T2M

       T2MIP是一家全球性独立半导体技术专业公司,可提供复杂的半导体 IP 核、软件、KGD 和颠覆性技术,帮助您加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星 SoC。

赞助企业