IOs interface memory secutity

USB3.1设备和主机控制器IP核具有高度可配置的设计,可用于各种先进的SoC中的超高速数据传输,可立即获得许可!

发布时间:2022-03-01 点击数:

       2022年2月28日-全球独立半导体IP核供应商及技术专业公司T2M IP很高兴地宣布,其合作伙伴符合USB-IF标准的USB3.1设备和主机控制器IP核与相匹配的USB3.1PHYIP核已在主要工厂和节点中完成了硅验证,可立即开始供货。

       USB3.1主机和设备控制器是高度可配置的IP核,可与任何第三方USB3.1PHYIP核进行连接。该控制器IP核符合USB3.1规范,其架构包括一个基于xHCI规范的高性能DMA引擎。这些IP核可配置为支持成熟的xHCI执行,用于标准PCI-USB总线适配器/芯片组,或者为需要有限主机功能的嵌入式应用配置一个功能子集。

       USB3.1主机控制器IP为数据通路提供了AXI或AHB主接口,并为寄存器访问提供了AHB从接口。USB3.1主机控制器IP核可被配置为支持所有类型的USB传输——批量、中断和异步传输,并能通过动态配置来支持可配置的端点、接口、备用接口和配置的数量。USB3.1主机控制器IP核可被配置为支持USB3.1接口速度的任何组合——SSP(10Gbps)、SS(5Gbps)、HS(480Mbps)、FS(12Mbps)和LS(1.5Mbps),并支持USB规范的所有低功耗特性,以及暂停和远程唤醒。

       USB3.1设备控制器IP核得到了精心的划分,以支持标准的电源管理方案,其中包括大量的时钟门控和多个电源井,以实现移动和手持设备应用所需的节电。该控制器有一个非常简单的应用接口,可以很容易地适应标准的片上总线接口。该USB3.1设备控制器IP核采用了主动的低功率管理和可配置的系统时钟频率。其分层结构可实现批量流。其还具备可配置的PIPE接口:8、16、32位,可选择支持Type-C连接器。

       USB3.1主机和设备控制器IP核已在图形控制器、闪存控制器、SATA桥中完成了硅验证,并能支持批量流媒体、嵌入式主机、接口站、移动应用处理器、智能电视和集线器。

       除了USB3.1主机和设备控制器和PHYIP核,T2M广泛的硅接口IP核组合还包括USB Hub/DRD/OTG、PCIe、HDMI、DisplayPort、MIPI、DDR、10/100/1000以太网、VbyOne、可编程SerDes、SerialATA以及更多带有匹配PHY的控制器,可在主要晶圆厂以小至7纳米的工艺几何形状提供。这些产品还可以根据要求被移植到其他晶圆代工厂和前沿制程节点。

       可用性:这些半导体接口IP核可立即获得许可,既可独立使用,也可与预集成的控制器和PHY一起使用。如需了解更多关于许可选件和价格的信息,请联系T2M。


关于T2M:

       T2M IP是一家全球性独立半导体技术专业公司,可提供复杂的半导体IP核、软件、KGD和颠覆性技术,帮助您加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星SoC。如需更多信息,请访问:www.t-2-m.com

赞助企业