IOs interface memory secutity

Menta和Andes宣布建立合作伙伴关系,为ISA扩展启用硬件重新配置

发布时间:2020-12-09 点击数:

       法国索菲亚-安提波利斯– 2020年12月7日–嵌入式FPGA(eFPGA)解决方案的主要供应商Menta SAS今天宣布与RISC-V International的创始主要成员,32位 / 64位RISC-V嵌入式CPU内核领先供应商Andes Technology进行技术IP合作。

150x102-menta.jpg

       Andes正在与Menta合作,通过其RISC-V AndesCore™系列中的eFPGA实现嵌入式可编程逻辑。 Menta和Andes有着相同的愿景,为客户提供了一种联合解决方案,允许在现场添加或更改指令集体系结构(ISA)扩展。

       基于eFPGA共扩展核心的具有自定义指令集扩展的RISC-V ISA扩展,是下一代处理器单元的关键区别。设计人员将能够在现场添加他们想要加速功能所需的任何指令。这是一项强大的功能,不会破坏任何软件兼容性,并且为开发和差异化留下了空间。

     “ Menta与Andes Technology Corporation紧密合作,是我的荣幸,” Menta首席执行官Vincent Markus说。 “创新的RISC-V ISA技术是开放,紧凑,模块化和可扩展的,使其非常适合我们的eFPGA产品线战略。”

        eFPGA充当RISC-V CPU的硬件共扩展核心的角色,从而消除了在产品使用寿命内添加或重新配置ISA的可能性。作为主流计算引擎已在SoC市场上提供的Andes RISC-V处理器系列,现在正寻求通过扩展其eFPGA硬件支持来增强该产品的ACE(Andes Custom Extension™)功能。

        ACE是一个功能强大的框架,可以在Andes RISC-V处理器内核上定义新指令。通过编写用于指令语义的ACE脚本和用于指令执行寄存器传输级别(RTL)的简洁Verilog,SoC设计人员可以轻松地使用Andes COPILOT(自定义优化指令开发工具)自动生成所有必需的组件,并扩展现有的Andes处理器套件,包括处理器RTL,编译工具,调试器和周期精确的模拟器,以支持新指令来加速特定于域的应用程序。

      “通过与Menta合作,我们可以在市场上全新使用Andes CPU内核,该产品具有RISC-V生态系统的可扩展性,特别是在需要发展和差异化空间的应用(包括AI和5G)中,”安第斯技术公司技术官兼执行副总裁苏国荣博士。 “客户可以使用Menta eFPGA解决方案以预期的成本规模优化和丰富其硬件,从而在硅片后更新中重新配置ACE自定义指令成为可能。”

       Menta预编程的eFPGA内核与Andes RISC-V CPU内核的结合将提供专门的用户界面工具,以在完整且优化的软件解决方案中对eFPGA矩阵进行编程并设置RISC-V应用程序的可编程参数。


关于Menta

       Menta是一家总部位于法国索菲亚-安提波利斯的私营公司。 对于需要快速,正确的第一时间设计和快速量产的ASIC和SoC设计人员,Menta是公认的eFPGA先驱,其基于设计的基于标准单元的架构和最先进的工具集可提供最高的 针对任何铸造厂的任何生产节点的SoC设计的定制程度,一流的可测试性和最快的量产时间。

赞助企业