IOs interface memory secutity

Mentor加入Nano 2022研发计划,以促进半导体设计和验证的创新

发布时间:2020-11-20 点击数:

俄勒冈州威尔逊维尔,2020年11月18日,西门子业务部门Mentor宣布已加入Nano 2022,这是由法国经济大臣在意法半导体(STMicroelectronics)举办的战略性私人/公共计划,致力于推动法国微电子行业的创新。作为该计划的一部分,Mentor将在创建世界一流的集成电路(IC)设计和验证解决方案时分享其专业知识和技术。


在法国的几个国家和地方当局的支持下,Nano 2022是欧洲委员会的“欧洲共同利益重要项目”(IPCEI)计划的一部分,该计划于2018年成立,旨在促进关键技术领域的研究和创新。 IPCEI在法国,德国,意大利和英国的带头下,致力于推动针对汽车,安全,物联网(IoT)以及航天航空电子设备的功率IC,传感器,IC能源效率,先进的光学设备和复合材料的创新市场。


Mentor是西门子的业务部门,为该计划带来了30多年的电子设计自动化(EDA)行业领导和创新能力。该公司通过创新的解决方案帮助客户更快,更经济地开发更好的电子产品,这些解决方案可帮助工程师克服印刷电路板和芯片设计日益复杂的世界中的设计挑战。


意法半导体技术与设计平台副总监西里尔·科林-马丹(Cyril Colin-Madan)说:“十多年来,意法半导体与Mentor合作,为我们高度差异化的技术和设计平台推动了设计和验证自动化方面的关键进展。” “经过Nano 2012和Nano 2017计划的成功合作之后,我们的目标是在Nano 2022下进一步推进欧洲微电子设计和制造的状况。”


低功耗芯片,功率半导体和其他先进电路体系结构的设计和验证需要用于布局前和布局后电路的快速,准确和大容量的电路仿真器,并已通过众多STMicroelectronics技术平台(批量CMOS,FDSOI,模拟&RF,嵌入式非易失性,成像,BCD)等技术。 Mentor的纳米电路验证Analog FastSPICE™平台和以模拟为中心的Eldo™软件涵盖了Nano 2022计划涉及的所有电路类型和技术。


协作将解决的另一个关键挑战是标准单元,I / O和存储器的特性。表征具有数百个单元以及数百个过程,电压和温度(PVT)变量的硅平台,可能在数周内消耗数千个CPU,运行数百万个SPICE仿真并生成数十亿个值。此瓶颈是更广泛的半导体行业的生产力消耗。借助Solido™特征表征软件套件,Mentor提供了一种基于机器学习的解决方案,可将库特征表征的吞吐量提高几个数量级,同时生成准确的Liberty文件和统计数据。它还提供了工具和以设计人员为中心的用户界面,使您可以详尽地验证特征化的Liberty文件。在计划期间,可以开发新的强化学习技术,以提高平台特性。


“ Mentor与意法半导体的研究和行业合作关系建立了长期且成功的合作记录,从而改善了Mentor工具,从而为意法半导体和其他客户带来了立即的价值,”Mentor IC验证解决方案高级副总裁Ravi Subramanian博士说,“ Mentor很高兴与Nano 2022计划成功地进行这种合作,我们期待与意法半导体合作以实现我们的共同目标。”


作为领先的创新者,Mentor通过参与IRT Nanoelec和人工智能多学科研究所,也深深地嵌入了格勒诺布尔科学和微/纳米电子生态系统。

赞助企业